Aedvices

Ingénieur Design SoC Expérimenté (H/F)

Le poste

Acteur clé de l’équipe design (6 ingénieurs), vous définissez les architectures SoCs et spécifier les blocs à développer. Vous intervenez dans le développements ASICs au niveau front end (Verilog et VHDL).  Vous collaborez avec l’équipe vérification ainsi qu’avec les équipes backend de nos partenaires et de nos clients.

Est-ce bien pour vous ?

De formation ingénieur ou équivalente, vous justifiez d’une expérience significative de 5 ans minimum en conception hardware ASIC.

Savoir-faire

Expertise en conception numérique

  • Multi-core System-On-Chip architecture
  • AMBA (AXI, APB, AHB, …) and On-Chip-Interconnect bus expertise
  • Network-on-Chip, performance analysis
  • Hardware/Software partionning
  • Complex block designs ( DMA, Interrupt Controllers, CPU, signal processing, … )
  • RTL design (Verilog or VHDL , SystemVerilog design)
  • Multiple Clock Domain design, CDC
  • STA / Timing Closure
  • Power aware design ( UPF / CPF )
  • Interaction with verification teams
  • Design Project Lead
  • Back end
  • DFT
  • P&R

Compétences additionnelles

  • Anglais Professionnel (écrit et parlé)
  • Cycle en V
  • Standard qualité  ( DO254, ISO 26262, … )

Savoir-être

De personnalité curieuse et pro-active, vous donnez du sens au terme « problem solving minded ». Vous appréciez le travail en équipe et les défis techniques.

Faisant preuve d’une grande ouverture d’esprit, de bonnes capacités de communication, vous êtes agile et faites preuve de créativité au service du client.

Caractéristiques du poste

CDI sur la base 39 h / semaine, 10 jours de RTT annuel, intéressement (pouvant aller jusqu’à 10 %)

Le poste est basé à basé à Moirans (38) – proche Grenoble -.

Rémunération

Selon profil

Prise de poste

octobre-novembre 2021

Télécharger le catalogue des formations

Veuillez saisir votre nom et email pour télécharger le catalogue des  formations.